摘自:FPGA內(nèi)嵌Nios-II軟核具有成本低、靈活性高、生產(chǎn)周期短等特點(diǎn),廣泛應(yīng)用于智能電子產(chǎn)品、醫(yī)療電子設(shè)備、無線通信產(chǎn)業(yè)中。本文主要研究了基于FPGA內(nèi)嵌Nios-II軟核的性能及其應(yīng)用,重點(diǎn)進(jìn)行硬件和軟件的設(shè)計(jì),其中軟核設(shè)計(jì)是通過Quartus-II軟件里的SOPC-builder開發(fā)工具進(jìn)行設(shè)計(jì);最后FPGA內(nèi)嵌Nios-II軟核可以根據(jù)實(shí)際需求定制所需要的外設(shè)接口,靈活可變。調(diào)試方式引入了仿真器,可以進(jìn)行寄存器、變量實(shí)時(shí)查詢,改變以往FPGA只能通過仿真和測試端口進(jìn)行調(diào)試的不便局面。本次設(shè)計(jì)通過驗(yàn)證滿足ADC采樣誤差精度、PWM占空比精度、中斷響應(yīng)速度等設(shè)計(jì)要求,并能夠進(jìn)行正常的通信。
關(guān)鍵詞:嵌入式系統(tǒng);FPGA;Nios-II軟核;ADC采樣
在線預(yù)覽:基于Nios-II的FPGA系統(tǒng)設(shè)計(jì)與研究
摘自《自動(dòng)化博覽》3月刊