完美結合業界首款架構優化編譯器、庫、開發板,在FPGA上首次實現完全類似于CPU/GPU的開發和運行時間體驗
2014年11月18日,中國北京-- All Programmable 技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天在2014國際超算大會(Super Computing 2014)上宣布推出針對OpenCL™、C和C++的SDAccelTM開發環境,將單位功耗性能提高達25倍,從而利用FPGA實現數據中心應用加速。SDAccel是賽靈思SDx™系列的最新成員,將業界首款支持OpenCL、C和C++內核任意組合的架構優化編譯器、庫、開發板完美結合在一起,在FPGA上首次實現了完全類似CPU/GPU的開發和運行時間體驗。
戴爾公司平臺架構與技術及CTO 辦公室執行總監Robert Hormuth指出:“基于FPGA的技術有了新的突破,能支持優化的計算應用。在戴爾服務器部署的過程中,簡化編程是決定采用FPGA加速器的關鍵障礙。。毫無疑問,賽靈思開辟了一條正確的道路,讓開發人員能夠借助一個軟件環境,提高FPGA平臺用戶的生產力。”
IBM電源開發副總裁兼OpenPOWER基金會總裁(IBM vice president of Power Development and OpenPOWER president)Brad McCredie表示:“IBM高度贊賞賽靈思致力于實現其FPGA軟件可編程性這一發展方向。利用C、C++和OpenCL創建優化型FPGA加速器的高度靈活性和可靠的結果質量,能提升IBM為客戶帶來更大價值的能力。IBM堅信OpenCL對提高生產力大有裨益,同時我們正在與賽靈思展開緊密合作,將該技術應用到我們的OpenPOWER產品設計中。”
首款針對OpenCL、C和C++的架構優化編譯器
SDAccel的架構優化編譯器相對CPU或GPU,單位功耗性能提高達25倍,相對其它FPGA解決方案,性能和資源效率提高3倍。SDAccel采用了已被1,000多名程序員廣泛使用的基礎編譯器技術。SDAccel充分利用該編譯器的功能,使軟件開發人員能夠利用新的或現有的OpenCL、C和C++ 代碼創建高性能加速器,并針對計算搜索、圖像識別、機器學習、編碼轉換、存儲壓縮和加密等各種數據中心應用中的存儲器、數據流和流水線技術進行了精心優化。
在FPGA上首次實現完全類似CPU/GPU的開發體驗
借助SDAccel,開發人員能夠使用其熟悉的工作流程優化應用,而且即便之前沒有FPGA使用經驗,也能受益于FPGA平臺的優勢。集成設計環境(IDE)不僅可提供編碼模板和軟件庫,而且還能對各種開發目標進行編譯、調試和特性分析,如在X86平臺上仿真、使用快速仿真進行性能驗證以及在FPGA處理器上進行本地執行等。IDE可在數據中心用FPGA平臺上執行應用。該平臺配套提供面向所有支持開發目標的自動儀器插入功能。此外,SDAccel還經過精心設計,使CPU/GPU開發人員能夠輕松將其應用遷移到FPGA上,同時還可在他們熟悉的工作流程中維護和復用OpenCL、C和C++代碼。
綜合全面的SDAccel環境包括編程器用IDE、基于C語言的FPGA優化庫,以及數據中心用現成商用(COTS)平臺。
SDAccel庫包括用于高性能低功耗實現方案的內置OpenCL函數、DSP、視頻以及線性代數庫。針對特定領域加速,賽靈思聯盟合作成員Auviz Systems提供了精心優化的OpenCV和BLAS OpenCL兼容型軟件庫。原有的COTS成員包括Alpha Data、Convey、Pico Computing,預計2015年年初還將增加更多成員。
在FPGA上首次實現完全與CPU/GPU的運行時間體驗
只有SDAccel能夠支持帶有多個程序和類似CPU / GPU按需可加載計算單元的應用。與CPU/GPU類似,SDAccel對于FPGA解決方案的獨特之處,在于能夠保持程序轉換過程中的系統正常工作。SDAccel是業界唯一能夠創建可在應用運行過程中加載新加速器內核的FPGA計算單元的環境。 在整個應用執行過程中,存儲器、以太網、PCIe®和性能監控器等關鍵系統接口和功能均保持工作狀態。即時可重配置的計算單元可讓多個應用共享FPGA加速器。例如通過對運行系統編程,可支持圖像搜索、視頻轉碼和圖像處理之間的切換。
供貨情況
賽靈思在美國新奧爾良市舉行的2014國際超算大會上實時演示了SDAccel產品。如需了解更多SDAccel早期試用版的功能,敬請聯系本地的銷售代表。如欲了解更多詳情,敬請訪問:china.xilinx.com/sdaccel。
該產品基于已發布的Khronos規范,有望通過Khronos一致性測試過程。如欲了解有關當前的一致性測試狀態,敬請訪問:www.khronos.org/conformance。
關于SDx
SDx是面向系統和軟件工程師的一系列開發環境。SDx讓具備較少甚至沒有FPGA專業知識的開發人員也能夠利用高級編程語言充分發揮可編程硬件和業界標準處理器的功能優勢。如欲了解更多詳情,敬請訪問:www.xilinx.com/sdx。
2014 年11月18日–客戶證言
Xilinx宣布推出針對OpnCL、C和 C++的SDAccel開發環境,將數據中心的單位功耗性能提高達25倍
戴爾公司平臺架構與技術及CTO 辦公室執行總監Robert Hormuth指出:“基于FPGA的技術有了新的突破,能支持優化的計算應用。在戴爾服務器部署的過程中,簡化編程是決定采用FPGA加速器的關鍵障礙。。毫無疑問,賽靈思開辟了一條正確的道路,讓開發人員能夠借助一個軟件環境,提高FPGA平臺用戶的生產力。”
IBM電源開發副總裁兼OpenPOWER基金會總裁(IBM vice president of Power Development and OpenPOWER president)Brad McCredie表示:“IBM高度贊賞賽靈思致力于實現其FPGA軟件可編程性這一發展方向。利用C、C++和OpenCL創建優化型FPGA加速器的高度靈活性和可靠的結果質量,能提升IBM為客戶帶來更大價值的能力。IBM堅信OpenCL對提高生產力大有裨益,同時我們正在與賽靈思展開緊密合作,將該技術應用到我們的OpenPOWER產品設計中。”
Keysight Technologies公司Keysight 實驗室副總裁兼總監Steve Newton表示:“作為賽靈思的長期客戶,我們對于賽靈思推出SDAccel而帶來的突破性技術感到激動不已。我們非常期待使用這款產品并讓我們的新一代產品受益于OpenCL異構計算環境。”
Alpha Datas的CEO Adam Smith表示:“Alpha Data的高性能、半長、半高ADM-PCIE-7V3 Virtex-7 FPGA電路板可為賽靈思面向OpenCL、C和C++的SDAccel開發環境提供有力支持。SDAccel與我們電路板的完美組合能夠讓OpenCL應用開發人員在數據中心數據處理、系統建模和市場分析等應用中實現最理想的單位功耗性能。”
Auviz Systems創始人兼CEO Nagesh Gupta表示:“Auviz Systems面向開發人員提供的基于C語言的FPGA優化庫可與賽靈思SDAccel加速開發環境配合使用。Auviz使用SDAccel架構優化編譯器成功創建OpenCV庫,不僅可大幅提高開發人員的生產力,同時在FPGA上實現了比CPU和GPU更加出色的性能。”
Convey Computer Corporation的CEO Bruce Toal表示:“Convey Wolverine協處理器與賽靈思面向OpenCL、C和C++的SDAccel開發環境這樣的高級編程工具配合使用,能夠實現高性能的數據中心應用加速功能。基于FPGA的加速器可減少數據中心部署的系統平臺數量并降低功耗,從而將性價比提高到新的水平。”
Pico Computing的CEO Jalme Cummins表示:“Pico Computing模塊化、高度可擴展、基于FPGA的HPC系統支持賽靈思SDAccel加速開發環境,能為賽靈思支持的所有器件系列提供最佳性能,堪稱從事成像、生物信息學、聯網、學術和其它高性能計算應用的OpenCL開發人員的理想選擇。”