DesignWare IDE安全IP模塊可防范高性能云計算SoC中的數據篡改和物理攻擊
加利福尼亞州山景城2021年2月5日 /美通社/ --
要點:
DesignWare完整性和數據加密安全模塊為使用PCI Express 5.0或CXL 2.0架構的SoC提供數據傳輸保護
通過預先驗證面向PCI Express技術和CXL的DesignWare控制IP核,實現快速集成并降低風險
通過AES-GCM進行有效加解密和身份驗證,有助于確保高性能系統的數據機密性和完整性
新思科技(Synopsys, Inc., 納斯達克股票代碼:SNPS)近日宣布正式推出DesignWare完整性和數據加密(IDE)安全模塊,以協助使用PCI Express(PCIe)5.0架構或Compute Express Link (CXL)2.0接口進行高性能計算(HPC)SoC設計的開發者防范數據篡改和物理攻擊風險。DesignWare IDE安全模塊通過基于AES-GCM算法的高效加解密和身份驗證方式來保護敏感數據,同時滿足PCIe 5.0規范和CXL 2.0 IP核的性能和延遲要求。DesignWare IDE安全模塊的設計符合最新的PCIe 5.0規范和CXL 2.0接口標準,并使用新思科技的DesignWare控制器IP核進行設計和驗證,以加速SoC集成。
PCI-SIG主席兼總裁Al Yanes表示:“PCIe 5.0規范中的IDE加密功能符合行業標準設計要求,并可以根據安全需求的演變進行靈活擴展。新思科技通過提供符合PCIe 5.0規范的接口和安全IP核獨特組合,協助開發者在系統中快速實現必要的安全功能。”
CXL聯盟主席Jim Pappas表示:“安全性是所有技術成功的基石,將IDE安全功能添加到CXL 2.0規范能夠有效支持創建更安全的生態系統。我們很高興能夠得到新思科技作為CXL聯盟成員的支持,協助開發者將安全功能集成到先進的云服務和高性能計算系統中。”
新思科技IP核營銷和戰略高級副總裁John Koeter表示:“隨著超大規模云數據中心內的互聯網流量迅猛增長,安全性對于保護這些系統中的數據傳輸變得至關重要。新思科技的創新DesignWare IDE安全IP核模塊與我們面向PCIe 5.0技術和CXL 2.0的DesignWare控制器相結合,讓開發者在芯片級將符合標準的安全功能集成到高性能云計算系統中,從而大大降低風險。”
供貨情況和其他資源
面向PCI Express 5.0架構和CXL 2.0的DesignWare IDE安全IP核模塊現已可用。面向PCI Express 5.0技術和CXL 2.0的DesignWare控制器、PHY和驗證IP核現在也已可用。
下載面向PCIe 5.0架構或CXL 2.0的DesignWare IDE安全IP核數據表
了解更多有關面向云計算/HPC SoC的DesignWare IP核
閱讀新思科技博客了解更多有關DesignWare IDE安全IP核模塊的信息
關于新思科技DesignWare IP核
新思科技是面向芯片設計提供高質量硅驗證IP解決方案的領先供應商。DesignWare IP產品組合包括邏輯庫、嵌入式存儲器、嵌入式測試、模擬IP、有線和無線接口IP、安全IP、嵌入式處理器和子系統。為了加速原型設計、軟件開發以及將IP整合進芯片,新思科技IP Accelerated計劃提供IP原型設計套件、IP軟件開發套件和IP子系統。新思科技對IP質量的大量投資、全面的技術支持以及強大的IP開發方法使設計人員能夠降低集成風險,并加快上市時間。
關于新思科技
新思科技(Synopsys, Inc., 納斯達克股票代碼:SNPS)是眾多創新型公司的Silicon to Software(“芯片到軟件”)合作伙伴,這些公司致力于開發我們日常所依賴的電子產品和軟件應用。作為一家被納入標普500強( S&P 500 )的公司,新思科技長期以來一直處于全球電子設計自動化(EDA)和半導體IP產業的領先地位,并提供業界最廣泛的應用程序安全測試工具和服務組合。無論您是創建先進半導體的片上系統(SoC)的設計人員,還是編寫需要更高安全性和質量的應用程序的軟件開發人員,新思科技都能夠提供您的創新產品所需要的解決方案。
關于PCI-SIG
PCI-SIG是擁有并管理行業開放標準PCI規范的聯盟。該組織定義符合成員需求的行業標準I/O(輸入/輸出)規范。目前,PCI-SIG聯盟由超過830家行業領先的成員公司組成。